Imagen de Portada

RTL Hardware design using VHDL. Coding for efficiency, portability, and scalabilitly

  • Autor: Chu, Pong P.
  • Editorial: John Wiley & Sons

0

Pendiente de reposición  

0 €

Actualmente no disponemos de este material en nuestro almacén. Si desea que le informemos cuando haya sido repuesto, introduzca su dirección de correo electrónico en la casilla correspondiente y pulse en el botón Me Interesa. Muchas Gracias.
Dirección de correo electronico:

Material válido paraClase de materialTipo de materialCarreraCurso
INGENIERÍA DE COMPUTADORES IIIUnidad DidácticaComplementarioEXTINCIÓN DE LDI2º Curso
INGENIERÍA DE COMPUTADORES IIIUnidad DidácticaComplementarioGRADUADO EN INGENIERÍA INFORMÁTICA2º Curso

Reseña

The skills and guidance needed to master RTL hardware design This book teaches readers how to systematically design efficient, portable, and scalable Register Transfer Level (RTL) digital circuits using the VHDL hardware description language and synthesis software. Focusing on the module-level design, which is composed of functional units, routing circuit, and storage, the book illustrates the relationship between the VHDL constructs and the underlying hardware components, and shows how to develop codes that faithfully reflect the module-level design and can be synthesized into efficient gate-level implementation.

Several unique features distinguish the book: Coding style that shows a clear relationship between VHDL constructs and hardware components Conceptual diagrams that illustrate the realization of VHDL codes Emphasis on the code reuse Practical examples that demonstrate and reinforce design concepts, procedures, and techniques Two chapters on realizing sequential algorithms in hardware Two chapters on scalable and parameterized designs and coding One chapter covering the synchronization and interface between multiple clock domains Although the focus of the book is RTL synthesis, it also examines the synthesis task from the perspective of the overall development process. Readers learn good design practices and guidelines to ensure that an RTL design can accommodate future simulation, verification, and testing needs, and can be easily incorporated into a larger system or reused.

Discussion is independent of technology and can be applied to both ASIC and FPGA devices. With a balanced presentation of fundamentals and practical examples, this is an excellent textbook for upper-level undergraduate or graduate courses in advanced digital logic. Engineers who need to make effective use of today's synthesis software and FPGA devices should also refer to this book.

Detalles

  • Nº de edición:
  • Año de edición: 2006
  • Número de reimpresión:
  • Año de reimpresión: 0
  • Lugar: INGLATERRA
  • Dimensiones:
  • Páginas: 694
  • Soporte: Cartoné
  • ISBN: 9780471720928

Recomendar a un amigo

Si deseas recomendar este material a un amigo, escribe tu nombre y su dirección de correo electrónico.
Tu nombre: Su e-mail:


Logotipo de la Universidad Nacional de Educación a Distancia

© Fundación Ramón J. Sender 2000-2016. Registrado en España
Centro de la UNED Barbastro [Contacto]

Logotipo de la Fundación Ramón J. Sender

Icono de alerta Las cookies nos permiten ofrecer nuestros servicios. Al navegar por LibrosUNED.com, consideramos que acepta el uso que hacemos de ellas.
Puede cambiar la configuración de cookies en cualquier momento. Para más información, puede consultar nuestro documento de politica de cookies

Cerrar